Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/11000/31989
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorGutiérrez Mazón, roberto-
dc.contributor.advisorGutiérrez-Castro, Daniel-
dc.contributor.authorYáñez Sigüenza, Alex Ananías-
dc.contributor.otherDepartamentos de la UMH::Ingeniería de Comunicacioneses_ES
dc.date.accessioned2024-04-25T07:35:37Z-
dc.date.available2024-04-25T07:35:37Z-
dc.date.created2024-02-
dc.identifier.urihttps://hdl.handle.net/11000/31989-
dc.description.abstractEl objetivo de este proyecto se basa en el estudio del arte en lo que respecta a mecanismos para combatir las SEUs en las memorias SRAM utilizadas en aplicaciones espaciales. Este estudio se centrará en la aplicación de técnicas de corrección de errores y redundancia para abordar estos problemas. Además, se propone el diseño y verificación sobre una Spartan 7 FPGA (Field Programable Gate Array) de dos tipos de memorias Static RAM utilizando el lenguaje VHDL (Very High Descriptive Language), la primera mediante la técnica de detección y corrección de errores (EDAC), y la segunda mediante la triple redundancia modular (TMR). Estas dos implementaciones serán sometidas a un análisis comparativo. Es importante destacar que este proyecto está diseñado específicamente para su aplicación en orbitas cercanas a la Tierra, donde la radiación cósmica es relativamente baja. Esta consideración es esencial ya que influye en las decisiones tomadas en cuanto a estrategias de mitigación de errores y la evaluación de su rendimiento.es_ES
dc.formatapplication/pdfes_ES
dc.format.extent126es_ES
dc.language.isospaes_ES
dc.publisherUniversidad Miguel Hernández de Elchees_ES
dc.rightsinfo:eu-repo/semantics/openAccesses_ES
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subjectSEUses_ES
dc.subjectmemorias SRAMes_ES
dc.subjectaplicaciones espacialeses_ES
dc.subjectSpartan 7 FPGAes_ES
dc.subjectlenguaje VHDLes_ES
dc.subject.classificationIngeniería Electrónica y Automática Industriales_ES
dc.subject.otherCDU::6 - Ciencias aplicadas::62 - Ingeniería. Tecnologíaes_ES
dc.titleEstudio de mecanismos para combatir eventos transitorios en memorias para aplicaciones espacialeses_ES
dc.typeinfo:eu-repo/semantics/bachelorThesises_ES
Aparece en las colecciones:
TFG-Ingeniería Electrónica y Automática Industrial


Vista previa

Ver/Abrir:
 TFG-Yáñez Sigüenza, Alex Ananias.pdf

9,48 MB
Adobe PDF
Compartir:


Creative Commons La licencia se describe como: Atribución-NonComercial-NoDerivada 4.0 Internacional.