Por favor, use este identificador para citar o enlazar este ítem:
https://hdl.handle.net/11000/31989
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Gutiérrez Mazón, roberto | - |
dc.contributor.advisor | Gutiérrez-Castro, Daniel | - |
dc.contributor.author | Yáñez Sigüenza, Alex Ananías | - |
dc.contributor.other | Departamentos de la UMH::Ingeniería de Comunicaciones | es_ES |
dc.date.accessioned | 2024-04-25T07:35:37Z | - |
dc.date.available | 2024-04-25T07:35:37Z | - |
dc.date.created | 2024-02 | - |
dc.identifier.uri | https://hdl.handle.net/11000/31989 | - |
dc.description.abstract | El objetivo de este proyecto se basa en el estudio del arte en lo que respecta a mecanismos para combatir las SEUs en las memorias SRAM utilizadas en aplicaciones espaciales. Este estudio se centrará en la aplicación de técnicas de corrección de errores y redundancia para abordar estos problemas. Además, se propone el diseño y verificación sobre una Spartan 7 FPGA (Field Programable Gate Array) de dos tipos de memorias Static RAM utilizando el lenguaje VHDL (Very High Descriptive Language), la primera mediante la técnica de detección y corrección de errores (EDAC), y la segunda mediante la triple redundancia modular (TMR). Estas dos implementaciones serán sometidas a un análisis comparativo. Es importante destacar que este proyecto está diseñado específicamente para su aplicación en orbitas cercanas a la Tierra, donde la radiación cósmica es relativamente baja. Esta consideración es esencial ya que influye en las decisiones tomadas en cuanto a estrategias de mitigación de errores y la evaluación de su rendimiento. | es_ES |
dc.format | application/pdf | es_ES |
dc.format.extent | 126 | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Universidad Miguel Hernández de Elche | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Internacional | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.subject | SEUs | es_ES |
dc.subject | memorias SRAM | es_ES |
dc.subject | aplicaciones espaciales | es_ES |
dc.subject | Spartan 7 FPGA | es_ES |
dc.subject | lenguaje VHDL | es_ES |
dc.subject.classification | Ingeniería Electrónica y Automática Industrial | es_ES |
dc.subject.other | CDU::6 - Ciencias aplicadas::62 - Ingeniería. Tecnología | es_ES |
dc.title | Estudio de mecanismos para combatir eventos transitorios en memorias para aplicaciones espaciales | es_ES |
dc.type | info:eu-repo/semantics/bachelorThesis | es_ES |
Ver/Abrir:
TFG-Yáñez Sigüenza, Alex Ananias.pdf
9,48 MB
Adobe PDF
Compartir:
La licencia se describe como: Atribución-NonComercial-NoDerivada 4.0 Internacional.